新闻中心

DSP48E Slice

作者:时间:2017-06-06来源:网络收藏

提升性能、增加功能、提高效率、降低功耗

所有 Virtex™-5 器件内的 550 MHz DSP48E Slice 可以加速算法,并且同上一代 Virtex 器件相比其 DSP 集成度更高、功耗也更低。

为您的系统有效添加强大的、基于 的 DSP 功能:

本文引用地址:http://www.eepw.com.cn/article/201706/349529.htm
  • 支持 40 多种动态控制的运算模式,包括:乘法器、乘累加、乘加器/乘减器、3 输入加法器、桶形移位器、多种总线多路复用器、多种计数器和比较器。
  • 高效加法链架构,能够有效实现高性能滤波器和复杂算术运算。
  • 低功耗要求:每个 DSP48E Slice 在 38% 的翻转率下功耗仅为 1.38 mW/100 MHz,比上一代 Slice 降低了 40%。
表1: DSP48E 的特点和优点
特点优点
25 x 18 位二进制补码乘法器可产生 48 位全精度结果

在更大的动态范围内实现了更高的精度,能够以较少的逻辑资源(Slice 数)实现单精度浮点运算和多种滤波器。

增强型二级功能

使用带寄存器的累加反馈功能(可选),实现了 3 输入、灵活的 48 位加法器/减法器。

设计了模式监测器,支持用于饱和算法的收敛性(无偏)舍入、下溢/上溢检测;以及自动复位计数器/累加器。

支持单指令多数据(SIMD)功能
40 多种用户控制器操作模式DSPE Slice 在时钟周期改变时可以调整功能
18 位 B 输入级联布线支持输入采样传输
新型 30 位 A 输入级联布线支持先进的滤波器设计,并降低了功耗
独立的 48 位 C 输入乘法、加法、大型三操作数加法、或灵活的舍入模式。在整个 Slice 上消除了 C 输入共享,从而提高了利用率、简化了设计、提升了性能。
级联的 48 位 P 总线 支持部分结果的输出传输。


关键词: Virtex-5 Xilinx FPGA

评论


相关推荐

技术专区

关闭