新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 32位定浮点数正余弦函数FPGA实现方法

32位定浮点数正余弦函数FPGA实现方法

作者:时间:2017-06-05来源:网络收藏

本文首先介绍了查表算法和原理,在这两种算法基础上,用Verilog HDL语言对32位定点数的进行了编程设计,结合仿真综合结果,对这两种方法从运算精度,运算速度和占用硬件资源几方面进行了分析.进而采用不经过浮点定点转换,直接在改进的基础上实现32位浮点数的FPGA设计.最后,对这三种实现方法进行了综合评价.

32位定浮点数FPGA实现方法.pdf

本文引用地址:http://www.eepw.com.cn/article/201706/349005.htm


评论


相关推荐

技术专区

关闭