新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 并行CRC算法在FPGA上的实现

并行CRC算法在FPGA上的实现

作者:时间:2017-06-05来源:网络收藏

循环冗余码校验(Cyclic Redundancy Check)广泛用于通讯领域和数据存储的。基于在通讯领域和数据存储的应用越来越广泛,的编码解码模块已经是上的常用模块了。采用超前位计算实现上的并行运算,通过实际应用证明该算法能有效实现硬件的速度与资源合理平衡。

并行CRC在FPGA上的实现.pdf

本文引用地址:http://www.eepw.com.cn/article/201706/348962.htm


关键词: 数据检错 CRC FPGA

评论


相关推荐

技术专区

关闭