新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 《Cortex-M0权威指南》之体系结构---存储器系统

《Cortex-M0权威指南》之体系结构---存储器系统

作者:时间:2016-12-23来源:网络收藏

  处理器为32位处理器,所以具有最大4G的寻址空间。在体系结构上,空间被划分位一系列的区域,每个区域都有推荐的用途,以提高不同设备间的可移植性。

本文引用地址:http://www.eepw.com.cn/article/201612/341993.htm

  M0处理器内置了各种不见,例如NVIC和一些调试部件,它们都被映射到系统空间的固定地址上。因此所有基于M0的设备在中断控制和调试方面,都由相同的编程模式。这种处理有利于软件移植,也方便调试工具提供商位M0的微控制器和片上系统SOC提供开发调试方案。

 

  支持大端和小端操作,使用相应的配置即可选择,但已经成型的设计不能在两者切换。

  系统和外设由微控制器提供商和片上系统SOC设计者提供,因此基于Cortex-M0的产品的就存在各种大小和类型。



关键词: 存储器 Cortex-M0

评论


相关推荐

技术专区

关闭