新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于Xilinx V5的DDR2数据解析功能实现

基于Xilinx V5的DDR2数据解析功能实现

作者:时间:2016-09-12来源:网络收藏

摘要:介绍了一种基于Xilinx V5芯片的硬件板卡上,利用Verilog硬件编程语言,来实现对数据文件解析的目的:分析了CPCI总线与FPGA之间的通信特点;然后根据收到的数据文件要求,介绍了的使用方法;最后介绍了对进行验证的方法。可利用示波器对解析过程中的进行监测,以验证解析结果。经过实践证明,解析出的数据信号严格按照文件中的参数要求生成,该信号波形相位稳定,延时准确。能广泛应用于雷达模拟器以及雷达信号处理领域。

本文引用地址:http://www.eepw.com.cn/article/201609/305060.htm

迅速而准确地监测雷达信号的方法对雷达的系统模拟以及信号处理来说具有非常重要的意义。随着雷达的广泛应用,其性能也在快速提高,对发送信号控制的要求也越来越严格。雷达是利用无线电技术进行侦察和测距的设备。它可以发现目标,并可决定其存在的距离及方向。雷达将无线电波送出,然后经远距离目标物的反射,而将此能量送回雷达的记发机。记发机与目标物间的距离,可由无线电波传雷达的目标物,再由目标物回到雷达所需的时间计算出。精确地计算出雷达-目标物-雷达之间的无线电波传输时间就成为最为关键的步骤。本文就旨在通过脉冲波形来控制发射信号,每来一个脉冲发送一次雷达信号,同时在雷达信号的发射过程中,对信号连续发射的时间进行精准的控制;发射时间也不是固定不变,可根据具体情况进行更改,此时对数据文件在FPGA中通过DDR做必要的处理已成为一种通行的方法。

1 系统模型

文中所设计的系统是在已有电路板卡(包括PCI桥芯片,FPCA芯片,DDR芯片组等)的基础上,根据指定的数据文件发送出脉冲波形,其结构框架如图1所示。

基于Xilinx V5的DDR2数据解析功能实现

本系统FPGA芯片采用的是Xilinx V5系列下的一款芯片。该芯片除了具有最先进的高性能逻辑架构外、还包含多种硬?IP?系统级模块,包括强大的36 Kb Block RAM/FIFO、第二代25x18DSP Slice、带有内置数控阻抗的SclectIO技术、ChipSync源同步接门模块、系统监视器功能、带有集成DCM(数字时钟管理器)和锁相环(PLL时钟发生器的增强型时钟管理模块、SPI和并行FLASH接口以及高级配置选项。符合PCI Expr ess基础规范(PCI Express Base Specification)1.1,每模块支持1倍、2倍、4倍或8倍通道宽度。

系统PCI管理芯片具有32位、66 MHz的PCI总线和局部总线,突发传输速率能达到264 MB/s,本地总线支持复用/非复用的32位地址/数据。有6种可编程FIFO,以实现零等待突发传输和异步操作。支持主模式、从模式、DMA传输方式。含有1个PCI仲裁器,2个独立的DMA通道,对3.3 V和5 V的I/O信号电平容错。PCI桥芯片主要实现系统与PCI总线的连接,主机可以通过PCI总线实现对板上所有资源的访问。本系统的PCI桥芯片作为PCI总线主设备,以DMA方式与主机内存交换数据。

采用了在时钟的上升/下降延同时进行数据传输的基本方式,DDR2内存拥有两倍于DDR内存预读取能力(即:4bit数据读预取)。DDR2内存每个时钟能够以4倍外部总线的速度读/写数据,并且能够以内部控制总线4倍的速度运行。本系统采用了两组DDR2芯片,最大可容纳256 M的数据容量。

SMA接口有两种形式,标准的SMA是一端“外螺纹+孔”,另一端“内螺纹+针”;反极性RP-SMA是一端“外螺纹+针”,另一端为“内螺纹+孔”。奉系统采用的标准形式,SMA接口具有双向双向传输数据的功能,即既可以接受数据也可以发送数据。

基于Xilinx V5的DDR2数据解析功能实现

在该系统中,需要应用Matlab生成所需要的数据文件(.bin),其数据文件内容格式具体要求为:包含4个通道,每个通道的数据位宽为32位,含有脉冲周期、脉冲宽度、脉冲个数等信息,并且文件中的数据可改动,如表1所示。将数据文件经由上位机通过PCI桥芯片发送至FPGA,FPGA接收该数据并将其缓存在FIFO中,然后转存至DDR2中并进行地址解析,将DDR2接收到的数据做处理使其产生脉冲波形,此时如果收到一个发送脉冲波形的命令时,DDR2就将产生的脉冲波形发送出去,并通过SMA接口与用户端相连接,同时要求各个通道的脉冲波形相互独立,互不影响。

2 系统程序控制设计

本系统采用板卡上自带的50 MHz晶振时钟,通过PLL将其倍频至100 MHz而作为生成脉冲波形的工作时钟。为在Chipscope上抓图观测方便,可将据文件(.bin)的前3个通道的参数改小,图2为数据文件的部分截图,其中0-3竖列共32bit为第一通道的参数,4-7竖列为第二通道的参数,8-b竖列为第三个通道的参数,c-f竖列为第四个通道的参数。地址0h为第一、二、三、四通道的脉冲周期,地址1h为第一、二、三、四通道的脉冲宽度,地址2h为第一、二、二、四通道的脉冲个数,地址3h再为第一、二、三、四通道的脉冲周期…如此循环依次为脉冲周期、脉冲宽度和脉冲个数。

基于Xilinx V5的DDR2数据解析功能实现

将图2所示的数据文件通过PCI桥芯片下发至FPGA,提供给底层模块使用。同时定义FPGA的复位寄存器和DDR2的工作寄存器,实现软件复位,完成DDR2的读写控制设置。两组DDR2控制子模块是调用的Xilinx的MIG IP核。配置如图3,由于含有两组DDR2,所以其中的Number of Controllers应选择2。

基于Xilinx V5的DDR2数据解析功能实现

在完成DDR2的管脚定义后,需要参考DDR2的工作控制参考资料以实现DDR2的用户定义,完成相关部分的程序代码设计,其中app_af_cmd =3’h0时,DDR实现写的指令,app_af_cmd=3’h1时,DDR2实现读的指令。DDR2用到的时钟是固定的200 M时钟,此时同样需要用到晶振50 MHz时钟通过PLL倍频至200 MHz,以实现传输数据的有序控制,而不会产生时序上的混乱。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭