新闻中心

EEPW首页 > 汽车电子 > 设计应用 > 基于FPGA的可调信号发生器

基于FPGA的可调信号发生器

作者:时间:2010-08-03来源:网络收藏

4 编译下载
在将设计下载到DE2-70开发板进行验证之前,首先要进行引脚锁定,通过Assignments Editor依次对所有15个引脚进行锁定,其中PIN_-AA23和PIN_AB26分别对应control[0]和control[l]DE2-70开发板上的SW0和SWl控制4种波形的选择,具体引脚锁定如图5所示。


将编译产生的下载文件(.sof)配置进中,通过选择DE2-70开发板的JTAG方式和USB BlasterⅡ编程线进行编程下载,为使用嵌入式逻辑分析仪实时测试所设计的做好准备。

5 综合分析
SignalTapⅡ嵌入式逻辑分析仪提供了一种对器件进行实时测试的方法,它可以随设计文件一起下载到目标芯片中,用以捕捉目标芯片中有关信号节点处的信息,而不影响芯片的正常工作。SignalTapⅡ将测试得到的信号暂存于目标器件的片内RAM中,再通过器件的JTAG端口和USBBlasterⅡ编程线将采得的信号传出,以供计算机分析。
下载成功后,设定DE2-70开发板的工作模式和恰当的控制信号,使计数器正常工作(inclock频率设为750kHz),启动SignalTapⅡ进行测试,通过改变输入控制信号得到如图6所示的4种信号波形图。改变i的取值,可看到信号频率也会随之变化。

6 结束语
本设计充分利用具有的静态可重复编程和动态可系统重构的特性,使得硬件功能像软件一样通过编程修改,从而提高开发效率,缩短研发周期。测试结果表明:系统软件模拟数据和理论定制波形相吻合,频率调节方便,仅在波形光滑程度上存在很小误差,但这不影响设计结果、波形的观察和测量以及该可调的使用。通过增加采样点的数量及提高程序语句的精确与简练度,可减少误差影响。


上一页 1 2 3 下一页

关键词: FPGA 信号发生器

评论


相关推荐

技术专区

关闭