新闻中心

EEPW首页 > 测试测量 > 设计应用 > 数据采集系统设计

数据采集系统设计

作者:时间:2012-04-23来源:网络收藏

2.1 信号预处理电路
由于待采集电压信号输入动态范围较宽,且极性各异,采用输入电压范围可调的信号预处理电路。信号预处理电路如图2所示,信号放大倍数为R1×R2/(100×100)。

本文引用地址:http://www.eepw.com.cn/article/194000.htm

b.jpg


2.2 信号采集模块
CPLD是在PAL、GAL等逻辑器件的基础上发展起来的,同以往的GAL、PAL等相比,CPLD的规模比较大,适合于时序、组合等逻辑电路的应用场合。采用Altera公司的EPM7128SQI100作为的控制芯片,负责信号采样、A/D转换、数据输入控制等。EPM7128SQI100具有128个宏单元,84个用户I/O管脚,工作电压为5.0 V,具有2 500个可用门和ISP,管脚间延迟为6.0 ns,计数器速度可高达125 MHz,可以很好地满足系统的需要。信号采集电路如图3所示。

c.jpg


ADG508是一款8通道CMOS模拟多路选择器,具有高速转换速度和低内阻特性,通道切换具有防短路功能。在CPLD控制下,它可对采集信号进行有序通道切换。A/D转换芯片选用AD977,AD977是ADI(Analog Devices)公司推出的一款高速16位A/D转换器,输入电压范围为-10~+10 V,单极5 V电压供电,采样频率可达100kHz。数据采样系统最大采样速率可达50kHz,信号分辨率可达0.3mV。通过采用多路转换开关ADG508与16位A/D配合使用,降低了成本。



评论


相关推荐

技术专区

关闭