新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 成功解决FPGA设计时序问题的三大要点

成功解决FPGA设计时序问题的三大要点

作者:时间:2009-05-08来源:网络收藏

获取数据

本文引用地址:http://www.eepw.com.cn/article/192059.htm


延迟时钟信号可以实现中心对齐以避免各种温度变化和其他类似的设计影响,可能会对时钟或数据方面带来一些影响,但不会很大,但违背了接收存储器的建立或保持时序的要求。在理论上,对于大部分器件,中心对齐的时钟边缘将最大限度地建立和保持时序,留出足够的安全空余。然而,除非建立的需求合适于保持的需求,时钟信号的中心对齐将提供更多的时序空余。


理想的解决办法是为器件的建立和保持提供一个最大的安全空余,可以通过转化平衡空余,为二者都提供相同的安全空余。为了平衡空余,我们为接收器件确定最低的有效数据窗口,在实际有效数据窗口的中心窗内可以给我们的存储器提供设计参数。


利用接收器件最小的建立和保持时间,我们可以利用下面的公式确定最小的安全的有效数据窗口:


最小创建时间+最低保持时间=最低有效数据窗口


如图3所示,在存储器器件中可以看出,实际结果是在有效数据窗口中间。为了确保获取数据,总线必须在接收器最小的有效数据窗口外的安全区域内进行转换。根据时钟与数据的关系,信号设计在任一区域内,在获取数据时,我们确保尽可能多的安全空余。

图3:平衡实际有效数据窗口中的最小有效数据窗口。
图3:平衡实际有效数据窗口中的最小有效数据窗口。


实现适当的时钟偏移


源同步时钟的相位偏移将有效地改变存储控制器接收寄存器的最小有效数据窗口,因此将形成平衡有效数据窗口。时钟偏移调整是装置中PLL器件的一个组成部分。要确定偏移的值,我们必须考虑到影响信号的布线延迟和任何外部延迟。


首先,我们使用TimingDesigner软件通过存储器数据表为QDR SRAM创造一个图表(图4)。我们利用此图确定存储器与有效数据窗口中的时钟和数据信号时序的关系。目的是精确定义存储器的信号关系,并在PCB到的设计中传递这种关系。

图4:QDR存储器读取时序图MT54W1MH18J。
图4:QDR存储器读取时序图MT54W1MH18J。



关键词: FPGA 计时

评论


相关推荐

技术专区

关闭