新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于FPGA的两路视频同步播放系统的设计

基于FPGA的两路视频同步播放系统的设计

作者:时间:2009-09-02来源:网络收藏

EP1C6属于ALTERA公司的Cyclone系列,内含 5980个逻辑单元;内部 RAM大小为 92160bit;支持 LVTTL, LVCMOS, SSTL-2, 和SSTL-3 I/O 标准;支持 66和 33-MHz, 64- and 32-bit PCI 标准;支持高速 640 Mbps) LVDS I/O和低速 (311 Mbps) LVDS I/O;支持311-Mbps RSDS I/O;支持外部存储器,包括 DDR SDRAM (133 MHz),FCRAM, 和SDRAM;支持 IP核。它具有20块M4K,可实现乘法器的数量为 7。本采用的封装形式为 240-Pin PQFP,可用的I/O口为185个。两路需要近170个I/O口、连接 SDRAM和植入算法,而 EP1C6可以提供足够多的逻辑单元资源。
2.2.6 电源电路模块及其他电路设计播放器控制电路由开关芯片CD4066构成。CD4066芯片是4路双向 CMOS开关电路,可用于数字和模拟信号的信号传输和复用。

本文引用地址:http://www.eepw.com.cn/article/191936.htm

主控运算电路中的Cyclone EP1C6芯片需要接 3.3V和1.5V两种电压,存储器 HY57V641620HG芯片需要接3.3V电压, Upd42280芯片和CD4066芯片需要接 5V电压。所以在设计电源电路部分时考虑需要满足3.3V、1.5V、5V三种电压。选择的电源芯片为固定3.3V和1.5V两个型号的SPX1587芯片。 SPX1587芯片具有静态电路低的特点,在满负载的情况下电压降仅有1.1V。 3、结论
本文作者创新点在于应用嵌入式系统解决以往使用 PC机解决的问题。本硬件系统充分考虑到了两路算法的各种硬件功能需要,进行了各硬件电路模块的设计、搭建及调试。硬件平台的基本功能──显示、采样及存储器的控制均达到同步播放算法的要求。


上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭