π/4-DQPSK差分解调器的数字化FPGA设计与实现
摘要:给出了采用FPGA设计芯片技术对QPSK解调器进行设计的实现方法。该方法可将解调器中原有的多种专用芯片的功能集成在一片大规模可编程逻辑器件FPGA上,从而实现了高度集成化和小型化。仿真结果表明,该方案具有突出的灵活性和高效性,可为设计者提供多种可自由选择的设计方法和工具。
关键字:差分解调;FPGA;π/4-DQPSK
0 引言
在现代移动通信中,使用较多的数字载波调制解调技术是多进制相移键控。π/4-DQPSK相位调制技术就是在常规DQPSK调制基础上发展起来的,它的相位跳变值是π/4、3π/4,5π/4或7π/4,在DQPSK中,180°相位翻转对应有丰富的功率谱旁瓣能量,限带引起的包络起伏将通过非线性功放的转换效应导致可观量值的频谱扩散,从而使旁瓣干扰增大和限带滤波作用抵消。与QDPSK相比,π/4-DQPSK限带滤波后有较小的包络起伏,其最大相位翻转为135°,并在非线性信道中有更优的频谱效率。而软件无线电作为解决通信体制兼容性问题的重要方法,现已受到各方面的注意。该方法的中心思想是以硬件作为无线通信的基本平台,而把尽可能多的无线通信功能(如工作频段、调制解调类型、数据格式、通信协议等)用软件来实现。而FPGA器件可反复编程,重复使用,因此用其实现调制解调是实现软件无线电的一个重要环节。
1 π/4-DQPSK的基本原理
π/4-DQPSK数字基带调制信号的数学表达式为(假设载波初相为0):
这里,g(t)是持续时间为Ts的矩形脉冲,θn为受调相位。表1所列是π/4-DQPSK信号的相位编码逻辑关系。
fpga相关文章:fpga是什么
评论