新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于CPLD的无人机综合无线电系统中扩频电路的设计

基于CPLD的无人机综合无线电系统中扩频电路的设计

作者:时间:2012-10-23来源:网络收藏

1 引言

本文引用地址:http://www.eepw.com.cn/article/189834.htm

扩展频谱通信(简称通信)与常规通信系统相比,具有较强的抗人为干扰、窄带干扰和多径干扰能力,和信息隐蔽、低空间无线电波“通量密度”以及多址保密通信等优点。因此,其在军事通信领域得到了广泛的应用,同时成为综合无线电系统的重要组成部分。

的综合无线电系统采用了遥控、遥测、定位和图像传输四合一的信道综合体制,上行信道(指由地面控制系统向发送信号的信道)传输遥控信号,图像信号、遥测信号和测距信号合用下行信道(指由无人机向地面发送信号的信道)传输,并利用这个下行信道进行天线跟踪和测角。

其中,主、副通道遥控指令发送都采用了技术。其方法是直接序列扩频,即将加密指令数据流与伪噪声数据流系列进行模“2”相加(两者的初始相位应当同步)。其中加密指令码速率3.2K,伪码速率分别为:6.4512M和102.4K。

本文介绍的只是基于芯片EPM7128S设计的加密扩频板中的遥控指令编码的扩频部分,与其一体的指令加密部分没有涉及。

2 无人机综合无线电系统中的频谱扩展技术

无人机的综合无线电系统中,主通道遥控部分的指令扩频和副通道的遥控载波调制、遥测部分的伪码调制和测距部分的伪码测距都要用到扩频码——m序列码。

其中,主通道遥控部分的指令扩频,用到两个m序列,一个周期为127位,另一个为63位。两者模“2”(即异或运算)后生成8001位的复合码。虽然复合码的伪噪声特性比起单码的特性稍差些,但有同步时间短,便于与下行测距码同生的优点。复合码通过与指令数据流进行模“2”,完成频谱扩展,扩频后指令码速为:6.4512M。

副通道的遥控载波调制,并不采用主通道的扩频方式,而是将遥控码序列调制(实际也是扩频)在主通道产生的周期为127位的m序列(也叫测距码)上,码速为:102.4K。并利用周期为63位的m序列的全“1”状态对输入的6.4512M的时钟进行63分频。

遥测部分的伪码调制和测距部分的伪码测距用到的m序列编码都是周期为127位m序列。其要么复制上行信道的测距码,要么由本地产生,码速为:102.4K。

这里我们讨论的上行信道中的扩频的构造,对于下行信道而言,要么复制上行信道中的m序列码,要么采用上行信道中周期为127位的m序列发生

3 采用设计扩频的优点

(Complex Programmable Logic Device)是复杂可编程逻辑器件的缩写,它同现场可编程门阵列FPGA(Field Programmable Gate Array)一样,属于近年发展起来的大规模可编程专用集成电路ASIC。由于具有集成度高、可靠性好、速度快、灵活性强、设计周期短、保密性强和成本低等优点,其日益受到广大电子工程师的亲睐。

无人机综合无线电系统的扩频电路中,采用CPLD设计,具有以下突出优点:

电路的抗干扰能力增强,尤其是对于战场环境下的电磁干扰。

电路的保密性提高,电路不容易被对手分析和复制。

电路的灵活性增强,可以在不修改电路的基础上,通过对CPLD内部逻辑的更改,修改PN码产生电路,从而产生不同的PN码;或者在CPLD内部构造几组不同的PN码发生电路,每次由软件选择一组PN码作为当前的扩频码或测距码。

可以简化电路的逻辑,由于CPLD的时延较短,一般为:几到十几纳秒,因此有些同步电路可以被去除或减少。

本设计选用美国Altera公司的CPLD器件EPM7128SLC84-5,这种芯片是该公司生产的MAX 7000S系列器件中的一种,它有128个宏单元,2500个可用门,用户I/O脚为60个,最高频率可达175.4MHz,封装为84脚PLCC形式,最大时延为5ns。

DIY机械键盘相关社区:机械键盘DIY



上一页 1 2 下一页

关键词: CPLD 无人机 扩频 电路

评论


相关推荐

技术专区

关闭