新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于FPGA的应力应变信号监测系统的研究设计

基于FPGA的应力应变信号监测系统的研究设计

作者:时间:2013-03-25来源:网络收藏

MAX197工作时,参考电压可以由片内提供或片外输入,视实际需要而定,当使用片内参考电压时,可在REFADJ端和REF端分别获得精度为±1.5%的参考电压2.5V和4.096V。当使用外部参考电压时,参考电压可以分为从REF或REFADJ输入当从REF输入时,只要把REFADJ和VDD相连,并在输入端REF和地之间加接一个4.7μF旁路电容;当从REFADJ输入时,只要REF端通过4.7μF电容旁路到地,并在输入端与地之间接一个0.01μF旁路电容,这种输入方式可以省掉外接缓冲放大器,MAX197的电路接法如图3所示。

本文引用地址:http://www.eepw.com.cn/article/189659.htm

c.JPG



4 基于的控制模块的设计:
本设计利用SOPC技术存内部集成Nios II嵌入式处理器作为控制模块,可以像单片机一样用C语言对其进行编程开发,易于实现复杂功能,而且使用Nios II开发时可以根据实际情况选择所需的PIO和外设数量,定制出所需的系统,避免资源浪费,降低系统功耗。
4.1 Nios II软核的搭建
首先需要添加的是CPU,NiosII软核为用户提供了三种具有不同功能的CPU配置。本系统选择Nios II/f类型,对系统所需CPU的性能和逻辑资源的占用率进行了平衡。
4.2 建立锁相环PLL模块
搭建好软核之后还需要建立一个锁相环,对时钟进行倍频.由于前期所用的开发板上是20MHz的有源品振,需要将其倍频到100MHz以满足之前搭建的软核的时钟,还需要为SDRAM提供100MHz的时钟,在Quartus II9.0中用HDL语言设计生成的A/D控制模块如图4所示。

d.JPG

fpga相关文章:fpga是什么




评论


相关推荐

技术专区

关闭