新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 一种新型高精度CMOS带隙基准源的设计

一种新型高精度CMOS带隙基准源的设计

作者:时间:2010-09-30来源:网络收藏

3 仿真结果与分析
图3说明了该基准源对电压的抑制效果。根据仿真数据,在所取5~10 V的输出电压范围经计算基准电压电源抑制比为82 dB。图4为Cade-nce下的温度仿真曲线,根据所要求取的温度范围在-25~+120℃,计算得温度系数为:TCF=7.427 ppm/℃。图5为整体电路的版图设计,面积近似为0.022 mm2。

本文引用地址:http://www.eepw.com.cn/article/187781.htm



4 结语
本文通过对传统的基本原理分析,设计的基准电路工作电压为5~10 V,通过饱和状态MOS等效电阻对PTAT电流反馈补偿,得到了82 dB的电源电压抑制比和低于7.427 ppm/℃的温度系数,版图面积0.022 mm2。该电路产生的基准源电压基本满足普通应用要求。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭