新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 高精度3阶delta-sigma调制器的设计

高精度3阶delta-sigma调制器的设计

作者:时间:2010-11-07来源:网络收藏



4 结论
本文提出一个用在ADC中的16位的3阶8级量化的三阶单环Delta-sigma。为了提高电路性能,实现较高的SNR和DR,减少量化噪声的影响,在设计NTF时采用前馈方式和局部反馈的结构,并进行零点优化,通过这些方法优化了输出SNR,提高DR,降低量化噪声,使得电路对于量化噪声有较好的敏感度。根据仿真结果,这个DSM的峰值SNR可以达到145dB以上,在3阶的系统和128的过采样率下,达到相当高的SNR,之后用Verilog语言对各电路模块进行建模与仿真。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭