新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > 高速电路传输线效应和信号完整性问题分析

高速电路传输线效应和信号完整性问题分析

作者:时间:2010-12-11来源:网络收藏

5 电磁辐射

EMI(Electro-Magnetic Interference)即电磁干扰,产生的包含过量的电磁辐射及对电磁辐射的敏感性两方面。EMI表现为当数字系统加电运行时,会对周围环境辐射电磁波,从而干扰周围环境中电子设备的正常工作。它产生的主要原因是工作频率太高以及布局布线不合理。目前已有进行 EMI仿真的软件工具,但EMI仿真器都很昂贵,仿真参数和边界条件设置又很困难,这将直接影响仿真结果的准确性和实用性。最通常的做法是将控制EMI的各项设计规则应用在设计的每一环节,实现在设计各环节上的规则驱动和控制。

避免线的方法

针对上述线所引入的影响,我们从以下几方面谈谈控制这些影响的方法。

1 严格控制关键网线的走线长度

如果设计中有跳变的边沿,就必须考虑到在PCB板上存在线。现在普遍使用的很高时钟频率的快速集成芯片更是存在这样的问题。解决这个问题有一些基本原则:如果采用CMOS或TTL进行设计,工作频率小于10MHz,布线长度应不大于7英寸。工作频率在50MHz布线长度应不大于1.5英寸。如果工作频率达到或超过75MHz布线长度应在1英寸。对于GaAs芯片最大的布线长度应为0.3英寸。如果超过这个标准,就要通过软件仿真来定位走线.走线的精确长度需物理软件(如:PADS等)控制.

2 合理规划走线的拓扑结构

解决传输线的另一个方法是选择正确的布线路径和终端拓扑结构。当使用逻辑器件时,除非走线分支长度保持很短,否则边沿快速变化的将被主干走线上的分支走线所扭曲。通常情形下,PCB走线采用两种基本拓扑结构,即菊花链(Daisy Chain)布线和星形(Star)分布。

对于菊花链布线,布线从驱动端开始,依次到达各接收端。如果使用串联电阻来改变特性,串联电阻的位置应该紧靠驱动端。在控制走线的高次谐波干扰方面,菊花链走线效果最好。但这种走线方式布通率最低,不容易100%布通。实际设计中,我们是使菊花链布线中分支长度尽可能短,安全的长度值应该是:Stub Delay = Trt *0.1

星形拓扑结构可以有效的避免时钟信号的不同步问题,但在密度很高的PCB板上手工完成布线十分困难。采用自动布线器是完成星型布线的最好的方法。每条分支上都需要终端电阻。终端电阻的阻值应和连线的特征阻抗相匹配。这可通过软件仿真计算,得到特征阻抗值和终端匹配电阻值。

DIY机械键盘相关社区:机械键盘DIY




评论


相关推荐

技术专区

关闭