一种3G移动视频监控系统设计与实现
2 硬件方案设计
本设计中选用TI 公司的视频解码芯片TVP5150 完成视频图像的模/ 数转换。TVP5150 是超低功耗、支持NTSC/PAL/S E C A M 等格式的高性能视频解码器,它正常工作时功耗仅115mW,并具有32 脚TQFP 超小封装。它可以接收两路CVBS或一路S-Video 信号,通过I2C 总线设置其内部寄存器,可以输出8位4:2:2的ITU BT.656信号。
TVP5150 芯片采用14.31818 MHz 晶振做为输入时钟,数字和模拟输入电压为1.8V,IO 口电压为3.3V;信号输入有AIP1A 和AIP1B 两路,并且都进行阻抗匹配设计,防止对输入信号的反射;YOUT[0:7]输出8 路YcbCr 信号,行场同步信号选择引脚HSYNC 和VSYNC 输出;SCLK 引脚向DM6446 芯片输出27MHz 时钟信号,用来同步数据采集。
2.2 DDR2 SDRAM 内存接口设计
内存主要用来缓存视频输入图像数据,存储ARM 和DSP代码等。DDR2 内存是一种新型高速、大容量的双速率同步存储器,相对于DDR,DDR2 具有更高的频宽、更低的功耗、更好的高速效能。
本设计选用Micron 公司的MT47H64M16BT 型号DDR2芯片,该芯片单片容量为1Gb,提供16 位字长数据总线接口,芯片采用1.8V 做为输入电压,其内存支持差分锁存信号,可以保证电路在高速情况下准确的锁存总线上的数据,使系统更加稳定可靠。为提高系统内存容量并最大限度利用DDR2控制器的32 数据总线,设计选用两片MT47H64M16BT,分别作为数据总线的高低16 位,组成32 位数据总线、大小为256Mbyte 的内存系统。将两片16 位DDR2 芯片与32 位总线的DDR2 控制器连接时,把数据总线和相应的数据选通信号及字节使能信号与相应DDR2 芯片分别连接,其它信号两片DDR2 芯片公用。此时,32 位数据总线的DDR2 控制器可同时访问两片DDR2 芯片。
2.3 电源设计
本设计选用TI 公司的TPS75003 和TPS62040 电源管理芯片,T P S 7 5 0 0 3 具有两路最大提供3 A 的拓扑电源和一路300mA LDO 电源,每个Buck 输出电压范围在1.2V 至6.5V 之间,LDO 输出电压范围在0.9V 至6.5V 之间,输入电压范围在2.2V 至6.5V 之间。TPS62040 是高效异步开关DC/DC 转换电源,其转换效率达到95%,输入电压范围在2.5V 至6.0V,输出电压在0.7V 至6.0V,因此都可通过主电源+5V 供电。
系统电源分为+5V、+3.3V、+1.8V、+1.2V 四种,系统主供电电源为+5V,其余均由+5V 电源供给。因此,采用一片TPS75003 和一片TPS62040 完成系统四种电源的转换。设计用TPS75003 的SW1 引脚经过SI2323 续流整形后输出1.2V 电压用于DM6446 内核供电,IS1 引脚连接参考电压,FB1 引脚接输出1.2V 电压作为反馈,SW2 引脚输出3.3V 电压用于DM6446 外设接口供电。TPS62040 的SW1 和SW2 引脚短接后输出1.8V 电压用于DM6446 存储器接口供电,FB 引脚连接1.8V 作为反馈输入。这样,用一片TPS75003 和TPS62040 电源管理芯片就可以满足本系统供电。TPS75003 和TPS62040电源转换电路如图2 所示。
图2 TPS75003 和TPS62040 电源转换电路图
评论