新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 基于ADSP TS201的雷达信号处理机设计

基于ADSP TS201的雷达信号处理机设计

作者:时间:2010-09-09来源:网络收藏

DSP1还需处理杂波图,正常视频检测,测角等,内存消耗大,因此占用部分SDRAM空间辅助存放了8周期的脉压结果,数据传输量为5388 ×2×8=86 208,数据量较大,因此MTD模块的主要实现难点是数据传输时间问题。

本文引用地址:http://www.eepw.com.cn/article/157122.htm

8d.jpg


MTD是对同一距离单元上的脉压数据进行处理,因此要求在DMA传输的过程中实现矩阵行列转置,8个脉冲周期的数据量已经超出了普通一维DMA传输方式的上限,且若在SDRAM中跳址传输,遭遇频繁的跨页寻址时会耗费更多时间。采用二维DMA传输方式,通过改变TCB配置使DMA传输在SDRAM中连续寻址,而在DSP端接收地址自动跳变,在矩阵传输的同时实现行列转置。系统时钟为50 MHz,传输时间为86 208/50=1.73 ms,DMA传输方式无需消耗内核时钟,占用总线时间仅为1.73 ms,满足了传输时间的要求。
经MTD后和路信号经副瓣匿影及门限检测后判定有目标,则差路信号在相同距离门上按滤波器号选取对应多普勒通道的处理结果,按式(2)查找误差曲线完成和差波束测角

8e.jpg
式中,Y△为差路信号数据;Y∑为和路信号数据;k为一常数;ε为所求方位误差角。回波的脉压结果,正常视频输出,MTD检测结果,目标方位角误差角均按距离波门顺序由FPGA返还至伺服系统,控制相控阵天线调整波束指向对准目标。

3 结束语
本文以4片-与1片FPGA为核心实现了系统。该系统对硬件结构和程序流程进行了优化,单板卡完成了,系统硬件结构简单、程序易调试、整体可靠性高,对处理机的系统更新具有现实意义。


上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭