新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 扩频通信系统CCSK信息调制解调算法设计

扩频通信系统CCSK信息调制解调算法设计

作者:时间:2012-05-21来源:网络收藏

2.2 多路并行数字相关器

多路并行型数字相关器输入的的是m序列N次循环移位码,如32 bit中,m序列N次循环移位码有32种,接收方可以通过32个32 bit并行数字相关器对基带码流进行相关处理。当输入码流同第N路相关器的相关输出超出信号门限时,则认定接收到的数据为N,图5所示就是并行相关峰输出信号。

i.JPG

多路并行型数字相关器的电路结构比较简单,对电路时序的要求也较低,相关器输出时序位置固定,不需要进行时间差计算提取,也不需要对部分相关峰进行时序处理,故可采用对加法进位延迟要求较低的流水线加法器型数字相关器作为相关处理的核心部件。但是,多路并行型CCSK数字相关器消耗的硬件资源在同样码速率和码长时,比两级串联型CCSK数字相关器要多若干倍,因此,32 bit中采用多路并行型CCSK数字相关器要比两级串联型CCSK数字相关器所消耗的资源多16倍。

3 结语

本文对CCSK进行了介绍,给出了CCSK逻辑编码电路的实时计算方法,同时对两级串联型CCSK数字相关器和多路并行CCSK数字相关器算法的进行了说明。采用直序具有较高的抗干扰能力,但速率会大幅下降。因此,在速率和抗干扰之间找到一个平衡点,是通信系统的一个重要技术问题。而利用本文提出的CCSK编码解码技术可以有效地提高扩频通信系统的通信速率。

通信相关文章:通信原理



上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭