新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 普通PCI接口的高速数字信号处理板卡设计

普通PCI接口的高速数字信号处理板卡设计

作者:时间:2009-07-20来源:网络收藏

4 SBSRAM
SBSRAM即同步突发静态存储器,其最大的优点是读写速度高、不需要刷新。在步突发模式下,只要外部器件给出首次访问地址,则在同步时钟的上跳沿,就可以在内部产生访问数据单元的突发地址,协助那些不能快速提供存取地址的控制器加快数据访问的速度。由于TMS320C6701的EMIF(扩展存储器)可以按SBSRAM的速度提供地址,所以应当将SBSRAM的突发模式禁止(/ADV接高电平)。但这一点并不意味着降低读写性能。事实上由于DSP在每个数据访问周期都可以连续地输出新的地址和控制命令,仍然能实现突发模式下的峰值读写速度。由于对SBSRAM存取访问的同步时钟频率在80MHz,所以信号在线路板上传输的质量特别重要[2]。
在进行PCB时,信号完整性(SI,Signal Integrity)必须引起重视。它主要包括反射、振铃、地弹、串扰等。以前进行PCB时,对用户经验要求很高,现在借助于EDA辅助软件,信号完整性问题可以在设计中预见,并且采用一定的措施去控制。根据所选PCB的基材(介电常数、板厚),利用Agilent公司提供的免费软件AppCAD很容易计算传输线的阻抗,然后计算出最佳的端接匹配电阻。
在完成PCB设计后,利用HyperLynx的BoardSim功能可以验证设计。BoardSim采用流行的IBIS模型(Input/Output Buffer Information Specification),在仿真时应先将器件的IBIS模型加载到指定的端口中,设置时钟的频率与系统的工作频率相等,连接好示波器的探头,启动仿真就可以看到仿真的结果。图3是没采用端接电阻的仿真波形,可以看到信号质量非常差,振铃和过冲现象严重。图4是采用33Ω串行电阻端接的仿真波形,振铃和过冲现象都有了很大的改善,信号质量较好。
5 DSP流程
DSP算法主要依据参考文献[1]和[3],对信号进行时间和频率二维相关运算。时间维上的峰值可以计算出目标的距离,在频率维上的峰值可以计算出目标的速度。流程如图5所示。

应用到DSP系统中,加速了数据传输的速度,可以充分运用PC机平台上丰富的软件和硬件资源,完成数据融合、目标显示、参数设置等任务。将运算量大的、实时性强的任务交给DSP芯片完成,充分利用了DSP芯片的特长,从而实现了PC机与DSP系统的优势互补。二者的有机结合可以构建以个实时性强、界面友好、操控方便的信号处理系统。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭