新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于DDS+PLL技术的频率合成器的设计

基于DDS+PLL技术的频率合成器的设计

作者:时间:2011-07-19来源:网络收藏

中,AD9852采用SINGLE TONE模式,为ADF4360-7提供稳定的10 MHz作为其参考信号源。ADF4360-7采用的分频比尺为10,VCO输出可通过公式(7)计算得出:
j.jpg
其中,P为前置预置分频比,本中取P值为8。
2.3 测试结果
根据上文中对各参考部分的,通过使用示波器对各点分别进行测试。其中,经R分频后得到1 MHz的鉴相频率,N计数器可用公式N=B×P+A进行计算,即设计寄存器A、B的参数,就可改变N的取值。
在测试的过程中,首先测试AD9852当前所产生的频率,该频率作为锁相环的信号源,提供的是稳定的10 MHz信号,测试结果如图3所示。理论输出值为10 MHz,实际的输出值为10.46 MHz,考虑到测量误差等因素,该输出频率符合设计的要求。

本文引用地址:http://www.eepw.com.cn/article/150459.htm

a.JPG


的输出频率经锁相环倍频后,从低频信号倍频至高频信号,通过对750 MHz、800 MHz、850 MHz、960 MHz几个频率点分别进行测试。测试结果如图4、图5、图6、图7所示。测试结果均是以850 MHz做为中心频率,每格为100 MHz作为标准,其测试结果分别为752.83MHz,798.85 MHz,851.84 MHz,960.25 MHz,均在允许的误差范围内。

b.JPG c.JPG



3 结束语
本文提出以产生的低频点信号做为锁相环的参考频率源,从而通过倍频产生高频频率的输出的方案。在设计中,ADF4360-7芯片内部集成了VCO,节约了设计成本,且为超宽带雷达信号的产生奠定了基础。本设计方案基本得到了较好的测试结果,整个系统工作稳定,性能优良。

低通滤波器相关文章:低通滤波器原理


分频器相关文章:分频器原理
鉴相器相关文章:鉴相器原理
锁相环相关文章:锁相环原理

上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭