新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > Cortex―M3的SRAM单元故障软件的自检测研究

Cortex―M3的SRAM单元故障软件的自检测研究

作者:时间:2011-07-29来源:网络收藏

引言
目前,对于存储都是基于硬件电路来完成,而且这些方法都是运用在生产过程中,但是生产过程并不能完全杜绝的硬件。在其使用过程中,如果硬件出错,将导致程序出错而且很难被发现。因此在运用的阶段,为防止存储损坏而导致系统出错,通过的方式对SRAM进行是必要的。

1 SRAM运行状态分析
SRAM是存储非CONSTANT变量(如RW),它具有掉电即失的特点。由的启动步骤可知,系统上电后,首先执行复位的5个步骤:
①NVIC复位,控制内核;
②NVIC从复位中释放内核;
③内核配置堆栈;
④内核设置PC和LR;
⑤运行复位程序。
可以看出,不能在调入C环境之后SRAM,必须在复位之前和启动之后进行
在执行系统复位的最后一个步骤之前,系统都没有对SRAM执行任何相关的数据传送动作。第⑤步运行复位程序,在ST公司-处理器内核的STM32系列微控制器的启动代码中有一段复位子程序:
c.JPG
在这个子程序里导入了__main,__main是C库文件的入口地址。它执行下面3个步骤:
①复制非root(RW、RO)从Flash到SRAM;
②分配ZI区,并且初始化为0;
③跳转到堆栈初始化子程序接口__rt_entry。
由_ _main的第一步可以得出,在跳入_ _main之后,系统对SRAM进行了相关数据转移的操作。因此,检测SRAM必须在此步骤之前,否则将会覆盖SRAM从Flash中转移过来的数据。

2 SRAM检测方案设计
在复位子程序跳入_ _main之前,设计另一个程序入口SRAM_Check,使PC指针指向该SRAM进行硬件检测程序(SRAM_Check)的入口。在SRAM_check里,首先将PC指针指向SRAM的首地址并写入0xFF,读回该地址的值到通用寄存器Rn1,并对Rn1里的值进行加1操作,然后将Rn1和256做比较,得出SRAM硬件是否损坏。这种操作可以避免因SRAM硬件一直为1或0而出现算法本身错误。由于Cortex—M3复位后默认的时钟为HSI,是一个内部RC振荡器,因此精度不高。如果需要更准和快速的时钟,就必须在跳入SRAM_Check之前对相关的寄存器进行操作。

3 SRAM检测设计
图1为本文设计的SRAM检测程序流程。

本文引用地址:http://www.eepw.com.cn/article/150421.htm

d.JPG


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭