新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于ARM的心电信号处理系统设计

基于ARM的心电信号处理系统设计

作者:时间:2011-09-12来源:网络收藏
2 USB设备接口电路

本文引用地址:http://www.eepw.com.cn/article/150226.htm

  USBD 12的D0~D7脚分别连接S3C44B0X的数据总线D0~D7,A0连接S3C44B0X的地址总线ADR0 ,A0是地址位,当A0=1时,选择命令指令;A0=0,选择数据。J8是USB从接口(slave),可以通过USB电缆连接到PC的USB口。如图3

  

USB接口电路

  图3 USB接口电路

  3 FLASH ROM电路

  在心号处统中,S3C44B0X是硬件部分的中央器,而实时操作系统μC/OS-II是硬件资源的调度中心,在每次系统初始化之后,由S3C44B0X将其复制到SDRAM中后,再进行应用程序的执行。如图4所示的事SST公司生产的容量为1M×16bit的多用途FLASH存储器SST39VF160。

  

ARM与FLASH接口电路

  图4 与FLASH接口电路

  当S3C44B0X复位时,它立即从0x00000000地址处开始取指令执行。因此,系统启动代码放在了地址0x00000000处,并把定位在0x00000000处的存储器称为BOOT ROM,在系统中,通常都采用能够快速读取并方便重新写入的Flash ROM作为BOOT ROM。器对Flash ROM的接口不需要任何软件上的设置。

  4 片外主存SDRAM的接口电路

  在实时操作系统 μC/OS-II中,每个任务都有独立的堆栈,并且是由连续的内存空间组成。在心号的传输过程中,还需要一个缓冲区进行数据的存储,包括系统软件运行所需要的堆栈等。这些都需要系统的主存来分配空间。

  S3C44B0X内部只有8KB的缓存,没有能用来运行程序和存放临时数据的RAM,所以必须外接SDRAM作为片外主存。S3C44B0X与SDRAM如图5所示。

  

S3C44B0X与SDRAM的连接图

  图5 S3C44B0X与SDRAM的连接图



评论


相关推荐

技术专区

关闭